반응형
설계 완료하고 제조 공정에 도면 넘겨…상용화 위한 주요 과정

 

SK하이닉스의 HBM4(6세대 HBM) 상용화 계획이 가시권에 접어들었다. 핵심 고객사인 엔비디아향 HBM4 설계가 마무리 단계에 접어들어, 4분기 초에 설계 도면을 제조 공정에 넘기는 '테이프아웃'을 진행할 것으로 파악됐다.

 

26일 업계에 따르면 SK하이닉스는 오는 10월 엔비디아향 HBM4에 대한 '테이프아웃'을 완료할 계획이다.

MR-MUF

HBM은 여러 개의 D램을 수직으로 적층한 차세대 메모리다. 현재 5세대 제품인 HBM3E까지 상용화된 상태로, 다음 세대인 HBM4는 내년 하반기부터 양산이 시작될 것으로 전망된다.

 

HBM4는 데이터 전송 통로인 I/O(입출력 단자) 수를 이전 세대 대비 2배 많은 2048개 집적한 것이 특징이다. D램 적층 수는 제품 개발 순서에 따라 12단·16단으로 나뉜다. 엔비디아의 경우 2026년 출시 예정인 차세대 고성능 GPU '루빈(Rubin)' 시리즈에 12단 적층 HBM4를 채용할 것으로 관측된다.

 

이에 SK하이닉스는 엔비디아향 HBM4를 공급하기 위한 개발팀을 꾸리고 설계를 진행해 왔다. 최근에는 설계가 마무리 단계에 접어들어, 오는 10월 테이프아웃 일정을 확정했다.

 

테이프아웃이란 연구소 수준에서 진행되던 반도체 설계를 완료하고, 도면을 제조 공정에 보내는 것을 뜻한다. 실제 제조 환경에서 양산용 개발이 이뤄지기 때문에, 칩 상용화를 위한 핵심 과정으로 꼽힌다.

 

사안에 정통한 관계자는 "SK하이닉스는 주요 고객사인 엔비디아와 AMD를 위한 HBM4 개발팀을 각각 꾸려 제품을 개발해 왔다"며 "엔비디아향 HBM4 테이프아웃은 10월에 진행될 예정이며, AMD향 테이프아웃은 연말이 목표"라고 설명했다.

 

한편 SK하이닉스는 HBM4의 코어다이로 1b D램(10나노급 5세대 D램)을 활용한다. HBM은 D램을 집적한 코어다이와 코어다이의 메모리 컨트롤러 기능을 담당하는 로직다이로 나뉜다.

 

앞서 SK하이닉스는 올해 상용화를 시작한 HBM3E에도 1b D램을 적용한 바 있다. 주요 경쟁사인 삼성전자는 HBM4에 1c D램(10나노급 6세대 D램) 적용을 추진하는 등 기술적 변혁을 시도하고 있으나, SK하이닉스는 안정성에 무게를 둔 것으로 풀이된다.

 

로직다이의 경우 주요 파운드리인 TSMC 공정을 통해 양산한다. 현재 SK하이닉스가 채택한 TSMC 공정은 12나노미터(nm) 5나노급 공정으로 알려져 있다.

원문기사

반응형